Adi Wibowo, Suryo and Hadi Pramono, Sholeh and , Wijono, M. Julius (2012) Desain 8 Bit R3R Ladder Digital To Analog Converter. Jurnal EECCIS, 6 (2).
Text
178-324-1-PB.pdf Download (489kB) |
Abstract
Metode R3R merupakan pengembangan dari metode R2R yang digunakan sebagai pengubah sinyal digital ke analog. Penelitian dengan metode R3R dilakukan untuk membuat desain dan anlisis sistem yang berbasis teknologi CMOS 1.2 um. sehingga dihasilkan inovasi pengembangan Integrated Circuit dengan melihat kinerja digital to analaog converter berupa disipasi daya yang relatif rendah serta linearitas yang dapat diandalkan dengan memperhatikan parameter pada DAC yaitu DNL dan INL. Hasil penelitian menunjukkan bahwa desain R3R digital to analog converter dengan menggunakan teknologi 1,2 um menghasilkan sebuah digital to analog converter dengan spesifikasi penguatan frekuensi: 65.876 dB, GB.W (Gain Bandwidth ) sebesar 2.0012 MHz, SR (Slew Rate) sebesar 31,862 v/
Item Type: | Article |
---|---|
Uncontrolled Keywords: | DAC, DNL, INL, Disipasi Daya |
Subjects: | Engineering > Informatics Engineering |
Divisions: | Fakultas Teknologi Industri > Teknik Informatika S1 |
Depositing User: | Mr Sayekti Aditya Endra |
Date Deposited: | 16 Apr 2019 04:13 |
Last Modified: | 16 Apr 2019 04:13 |
URI: | http://eprints.itn.ac.id/id/eprint/3368 |
Actions (login required)
View Item |